خصوصیات اینورتر CMOS غیر مرسوم جدید متشکل از NMOSFET و یک بدون اتصال

همزمان با ادامه توسعه ی تکنولوژی نیمه هادی ها، وسایل منطقی نیمه هادی اکسید-فلزی مکمل (CMOS)، در مدارات دیجیتال و نیز ساخت آی-سی ها در مقیاس های بسیاربزرگ (VLSI)، استفاده می شود؛ و این بدلیل مصرف توان استاتیک کم و کاهش نویز خوب آن می باشد. بدبختانه، پردازش پیچیده، هزینه های ساخت زیاد، و پویایی تطبیق نیافته، مسایل جدی وسایل منطقی CMOS سیلیکونی می باشند. همچنین، زمانی که ابعاد وسایل کوچک می شوند، به نظر می رسد که پهنای بیشتر PMOSFETها به سختی بتوانند به چگالی زیاد ساخت مدار مجتمع، دست یابند. تعدادی چند از مطالعات بر روی CMOS گزارش شدند که می توانند مشکلات گفته شده در بالا را _مثلا ساخت وسیله بر روی لایه سلیکون-روی-عایق (SOI) [١]، و روی سطح ژرمانیوم روی عایق (GeOI)[٢]، و یا روی مواد III-V [٣] و [۴]، یا استفاده از تکنولوژی مهندسی فشار و ساخت آی-سی سه بعدی [۵] _ را آسان کنند. با این حال، مسایل مربوط به جبران سازی پهنای PMOSFET و فرآیندهای پیچیده ی آن هنوز باقی است. در دهه ١٩٨٠، Yasuhisa Omura ترانزیستور گیت-جدا نوع-دوقطبی غیر مستقیم جانبی (LUBISTOR) را [۶] و [٧] که همانند یک دیود P-I-N کنترل شده کار می کرد، معرفی کرد. همچنین، ترانزیستورهای اثر میدان تونلی P-I-N(TFET) بخاطر مصرف توان پایینشان، تا بامروز مورد استقبال قرار گرفته اند. این به خاطر نوسان زیرآستانه ی سراشیبی (S.S.) و نسبت جریان ION loFF بالای [٨] و [٩] مزایای TFETها برای مقیاس بندی ولتاژ منبع توان، می باشد. اخیرا، JL NMOSFTها [١٠] هم بسیار پر طرفدار بوده اند. نداشتن اتصال، ساخت آنها را به دلیل نبود اتصالات سورس درین S D آسانتر کرده است. به علاوه، زمانی که ابعاد وسیله کوچکتر می شوند، اثرات کانال-کوتاه (SCE) و کاهش مانع القای-درین (DIBL)، می تواند به اندازه ی کافی در JL NMOSFETها کاهش داده شود.

برچسب ها
مشاهده بیشتر

نوشته های مشابه

دیدگاهتان را بنویسید

نشانی ایمیل شما منتشر نخواهد شد. بخش‌های موردنیاز علامت‌گذاری شده‌اند *

دکمه بازگشت به بالا
بستن
بستن